名称:方波、三角波、正弦波发生器设计Verilog代码Quartus仿真
软件:Quartus
语言:Verilog
代码功能:
方波、三角波、正弦波发生器
1、可以控制输出输出正弦、方波、三角波
2、通过频率控制字控制输出波形频率
FPGA代码Verilog/VHDL代码资源下载:www.hdlcode.com
演示视频:
设计文档:
1. 工程文件
2. 程序文件
3. 程序编译
4. RTL图
5. ROM设置
6. Testbench
7. 仿真图
部分代码展示:
`timescale?1ns?/?1ps //输出频率f=clk_50M*frequency/2^10 module?DDS_top( ????input?clk_50M,//时钟输入 ????input?[1:0]?wave_select,//01输出sin,10输出方波,11输出三角波 ????input?[7:0]?frequency,//频率控制字,控制输出波形频率,值越大,频率越大 ????output?[7:0]?wave//输出波形 ????); ? wire?[9:0]?addra; wire?[7:0]?douta_fangbo; wire?[7:0]?douta_sanjiao; wire?[7:0]?douta_sin; //方波ROM fangbo_ROM?i_fangbo_ROM?( ??????.clock(clk_50M),????//?input?wire?clka ??????.address(addra),??//?input?wire?[9?:?0]?addra ??????.q(douta_fangbo)??//?output?wire?[7?:?0]?douta ????); //三角波ROM sanjiao_ROM?i_sanjiao_ROM?( ??.clock(clk_50M),????//?input?wire?clka ??.address(addra),??//?input?wire?[9?:?0]?addra ??.q(douta_sanjiao)??//?output?wire?[7?:?0]?douta ); //sin波ROM sin_ROM?i_sin_ROM?( ??.clock(clk_50M),????//?input?wire?clka ??.address(addra),??//?input?wire?[9?:?0]?addra ??.q(douta_sin)??//?output?wire?[7?:?0]?douta ); //相位累加器 Frequency_ctrl?i_Frequency_ctrl( .?clk_50M(clk_50M), .?frequency(frequency),//频率控制字 .?addra(addra)//输出地址 ????); //波形选择控制 wire?[7:0]?wave_rom; wave_sel?i_wave_sel( .?clk_50M(clk_50M), .?wave_select(wave_select),//01输出sin,10输出方波,11输出三角波 .?douta_fangbo(douta_fangbo),//方波 .?douta_sanjiao(douta_sanjiao),//三角 .?douta_sin(douta_sin),????//正弦??? .?wave(wave_rom)//输出波形???? ????); assign?wave=wave_rom; endmodule
点击链接获取代码文件:http://www.hdlcode.com/index.php?m=home&c=View&a=index&aid=1261
阅读全文
1073