Stratix V GX版收发器信号完整性开发套件
#板卡评测
1408 人阅读
|
0 人回复
|
2012-07-25
TA的每日心情 | 开心 2013-9-2 09:06 |
|---|
签到天数: 11 天 连续签到: 1 天 [LV.3]偶尔看看II
状元
- 积分
- 3075

|
Altera? Stratix? V GX收发器信号完整性开发套件为电信号兼容性测试和互操作性分析提供了平台。您可以对多个通道进行实际分析,通过SMA以及流行的背板连接器使用在系统中实现的这些收发器通道。采用这一开发套件,您能够:1、?在600 Mbps到12.5 Gbps之间对收发器链路性能进行评估2、通过使用方便的图形用户界面(不需要Quartus)来生成并检查PRBS码型3、使用高级均衡功能,精细的调整链路设置,降低误码率(BER)4、进行抖动分析5、验证PMA与10GbE、10GBASE-KR、PCI Express (Gen1, Gen 2, Gen3)、Serial Rapid IO、Gigabit Ethernet、10 Gigabit Ethernet XAUI、CEI-6G、CEI-11G、Serial RapidIO、HD-SDI、Interlaken等其他主要标准的兼容性6、使用内置高速背板连接器评估定制背板性能以及链路BERStratix V GX版信号完整性开发套件包括:1、Stratix V GX开发板(参见图1)1)安装的器件①5SGXEA7N2F40C2NES2)配置状态和设置单元①JTAG②板上 USB Blaster③通过 MAX II器件和闪存进行FPP配置④两个配置文件存储⑤温度测量电路(管芯和环境温度)3)?时钟①50MHz、125MHz可编程振荡器(预设值:624 MHz、644.5 MHz、706.25MHz、875 MHz)②SMA连接器,为收发器参考时钟提供外部差分时钟。③SMA连接器,为FPGA架构提供外部差分时钟。④SMA连接器,用于从FPGA的锁相环(PLL)输出引脚输出差分时钟。4)通用用户输入/输出 10/100/1000Mbps以太网PHY (RGMII),提供RJ-45 (铜)连接器。①16x2字符LCD②一个8位DIP开关③8个用户LED④4个用户按键5)存储器件①128-megabyte (MB)同步闪存(主要用于存储FPGA配置)6)高速串行接口①7个与SMA连接器连接的全双工收发器通道a: 连接微带线的短走线b:6个带状线通道,通道间所有走线长度均匹配。②21个与背板连接器连接的全双工收发器通道a:与Molex?Impact?连接器连接的7个通道b:与Amphenol?XCede?连接的7个通道c:与Tyco Strada? Whisper?连接器连接的7个通道7)电源 ■笔记本计算机直流输入 ■电压余量2、Stratix V GX收发器信号完整性开发套件软件组成1)Altera完整的设计套装(从Altera下载中心下载)①Quartus II软件为Stratix V FPGA提供支持②含一年许可③Nios II嵌入式设计套装④MegaCore?知识产权(IP)库包括PCI Express、三速以太网、SDI和DDR3高性能控制器MegaCore IP内核⑤通过OpenCore Plus进行IP评估2)电路板更新入口①提供Nios II网络服务器,支持系统远程更新。3)基于GUI的电路板测试系统①通过JTAG与PC连接②用户控制的PMA设置(预加重和均衡,等)③状态指示(误码,BER,等)4)完整的文档5)用户指南6)参考手册7)电路板原理图和布板设计文件图1.Stratix V GX收发器信号完整性开发板![]() |
|
|
|
|
|
|
|
|