每日一练6.12#FPGA工程师应如何挑选ADC和DAC
|
|
为鼓励大家动手动脑,早日成为技术大牛。电路城论坛现在推出#每日一练#栏目,由版块版主出题及提供答案,内容涉及电源,射频,单片机等各种技术话题。我们会在周一至周五的早上10:30更新问题和前天问题的解题思路及答案。欢迎大家参与。
本期内容来源于:
Casper.T,电子与通信工程专业,在读硕士,对模拟通信,智能电子设计以及FPGA图像处理和加速器有丰富的设计经验。现主要从事电子信息技术运营方面的工作。
了解FPGA的朋友都知道,将具有信号处理功能的FPGA与现实世界相连接,需要使用模数转换器(ADC)或数模转换器(DAC),因为一旦执行特定任务,FPGA系统必须与现实世界相连接,而所有工程师也都知道现实世界是以模拟信号而非数字信号运转的。这意味着需要在模拟信号域与数字信号域之间进行转换。针对手头工作选择恰当的FPGA时,用户面临着林林总总的选择,在为系统选择正确的ADC或DAC时也是如此,玲琅满目。 接下来给出的则是针对FPGA工程师挑选ADC或DAC时需要注意和考虑的问题: 选择时首先要确定转换信号所需的采样频率。这个参数不仅将影响转换器的选择,同时也会影响对FPGA的选择,这样才能确保器件能够满足所需的处理速度及逻辑封装要求。转换器的采样频率至少为信号采样频率的2倍。因此,如果信号的采样频率为50MHz,则转换器采样频率至少应为100MHz。否则,已转换的信号将引起自身混叠,导致信号无法正确表示。但混叠并不总是一件坏事情;事实上,如果转换器的带宽足够高,那么用户可以利用混叠将信号混叠至可用的带宽。
问:依照以上给出的几点,你能给出具体的设计方法吗?秀出你的答案,本文答案将在明天公布。
答: |
|
|
|
|
|
|
|
|
|
TA的每日心情 | 难过 2020-10-25 03:51 |
|---|
签到天数: 6 天 连续签到: 1 天 [LV.2]偶尔看看I
童生
- 积分
- 67
|
沙发
gl542400
发表于 2020-9-13 15:58:11
|
只看该作者
|
|
|
|
|
|
|
|