回答

收藏

DSP复位电路

FPGA/DSP FPGA/DSP 6926 人阅读 | 0 人回复 | 2011-05-10

一个DSP的应用系统,既可以是独立的DSP应用系统,也可以是有普通MPU一起构成的主从系统。一般说来,常规的DSP应用系统都具有图11-1所示的 结构。对于一个DSP应用系统,其硬件设计主要有如下几个部分:(1)复位电路;(2)时钟电路;(3)外部存储器与并行I/O接口电路;(4)接串行I /O口电路;(5)BOOT设计。对于DSP的主从应用系统,则还要考虑主从微处理器之间的通讯接口问题。


图11-1? DSP应用系统的原理框图


??????? 在设计’54X系列DSP的应用系统时,可以采用如图11-2所示的DSP的电路框图。下面分别介绍DSP的接口设计。



图11-2? DSP应用系统的原理框图


? 复位电路
???????  为使芯片初始化正确,一般应保证RS为低至少持续5个CLKOUT周期,即当速度为25ns时约为125ns。但是,由于在上电后,系统的晶体振荡器往往 需要几百毫秒的稳定时间,所以,RS为低的时间主要由系统的稳定时间所确定,一般为100~200ms。图11-3(a)所示为一简单的复位电路,其复位 时间由 R和  C确定。取R=100k,C=4.7uF,复位时间约为167ms,满足复位要求。为提高可靠性,图11-3(b)所示的电路增加了一个斯密特门电路使复 位。

???????  由于DSP系统的时钟频率较高,在运行时难以避免发生干扰和被干扰的现象,严重时系统会出现死机或程序“跑飞”现象,为了克服这种情况,除了在软件上作一 些保护措施外,硬件上也必须作相应的处理。硬件上最有效的保护措施就是采用所谓的“看门狗”(Watch  dog)电路。“看门狗”电路就是具有监视功能的自动复位电路。这种电路除了具有上电复位功能外,还具有监视系统运行并在系统发生故障或死机时再次进行复 位的能力。图11-4所示的电路就是具有“看门狗”的复位电路。


图11-4? 具有看门狗功能的复位电路
分享到:
回复

使用道具 举报

您需要登录后才可以回帖 注册/登录

本版积分规则

关闭

站长推荐上一条 /3 下一条