扫码关注
电子硬件助手
元器件查询
扫码加入DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。采用这种方法设计的信号源可工作于调制状态,可对输出电平进行调节,也可输出各种波形。
DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。采用这种方法设计的信号源可工作于调制状态,可对输出电平进行调节,也可输出各种波形。收起
查看更多
FPGA verilog
DDS正弦波发生器设计Verilog代码Quartus仿真
FPGA verilog
简单正弦波发生器设计Verilog代码Quartus仿真
FPGA Quartus
基于DDS的扫频仪设计VHDL代码Quartus仿真
FPGA verilog
移相信号发生器设计Verilog代码Quartus仿真
FPGA verilog
基于DDS的FSK调制信号控制设计Verilog代码Quartus仿真
FPGA verilog
基于FPGA的DDS IP核设计Verilog代码VIVADO仿真
FPGA verilog
基于FPGA的基础数字 AM 调制/解调系统设计Verilog代码VIVADO仿真
FPGA Quartus
基于FPGA的DDS波形发生器VHDL代码Quartus仿真
FPGA verilog
基于DDS和PLL组合的波形发生器Verilog代码Quartus DE1-SoC板子
FPGA verilog
DDS波形发生器Verilog代码vivado仿真
FPGA verilog
调用DDS IP核输出正弦波Verilog代码vivado仿真
FPGA verilog
Quartus DDS信号发生器Verilog代码
FPGA verilog
DDS正弦波发生器通过模数转换芯片DAC121输出verilog代码
FPGA verilog
基于直接数字频率合成技术的BPSK调制verilog代码
原理图 dds
基于AD9854设计的DDS信号发生器模块(原理图、PCB图)